闫成刚
开通时间:..
最后更新时间:..
闫成刚,男,1991年7月生,中共党员。南京航空航天大学集成电路学院副研究员、硕士生导师。现主持国家自然科学基金、江苏省自然科学基金项目等多个项目,入选江苏省2020年“双创博士”,南京航空航天大学“长空之星”。
2012年7月本科毕业于西北工业大学电子科学与技术专业,获工学学士学位;2014年11月硕士毕业于东南大学专用集成电路工程中心,获工学硕士学位;2019年12月博士毕业于东南大学专用集成电路工程中心获得工学博士学位;2016年10月至2017年10月获得国家留学基金委全额资助,在美国加州大学洛杉矶分校电子工程系进行博士生联合培养。主要从事混合信号集成电路设计研究,包括多种架构的频率综合器电路(注入锁定、亚采样、全数字锁相环等)以及面向无线通信的近似接收机电路设计。近年来,在IEEE TCAS、IEEE TVLSI等权威期刊上发表多篇论文。
近年来发表的论文:
Yan Chenggang; Zhao Xuan; Zhang Tingting; Wang Chenghua; Liu Weiqiang. Design of High Hardware Efficiency Approximate Floating-Point FFT Processor. IEEE Transactions on Circuits and Systems I: Regular Papers, 2023
Yan Chenggang; Cui Yuxuan; Chen Ke; Wu Bi; Liu Weiqiang ; Hardware Efficient Successive-Cancellation Polar Decoders Using Approximate Computing, IEEE Journal on Emerging and Selected Topics in Circuits and Systems, 2023, 13(1): 189-200
Chenggang Yan, Jie Sun, and Weiqiang Liu. "An Efficient High SFDR PDDS Using High-Pass-Shaped Phase Dithering." IEEE Transactions on Very Large Scale Integration (VLSI) Systems 29.11 (2021): 2003-2007.
Xin Ding , Chenggang Yan, Xin Li, et al. A Low-Spur MASH Delta-Sigma Modulator With an Adaptive Length Extension Technique[J]. IEEE Transactions on Circuits and Systems II: Express Briefs, 2020, 67(12): 2818-2822.、
Chenggang Yan, Jianhui Wu et al. A Low Phase Noise Open Loop Fractional-N Frequency Synthesizer with Injection Locking Digital Phase Modulator. IEEE Transactions on Circuit and Systems II –Express Brief, 2020,67(3): 445-449 (SCI, DOI: 10.1109/TCSII.2019.2913023)
Chenggang Yan, Chen Hu. A 0.65-V process variation and supply noise insensitive ring VCO [J]. International Journal of Electronics, 2018, 105(2): 337-347. (SCI, DOI: 10.1080/00207217.2017.1357204)
Chenggang Yan, Chen Hu. A 400μW Near-Threshold Feedback Class-C VCO with Auto Amplitude Control [J]. Journal of Circuits, Systems and Computers, 2018, 27(05): 1850072. (SCI, DOI: 10.1142/S021812661850072X)
Chenggang Yan, Jianhui Wu et al. A low power wide tuning range two stage ring VCO with frequency enhancing, IEICE Electronic Express 2019, 16(08). (SCI, DOI: 10.1587/elex.16.20190090)】
Chenggang Yan, Jianhui Wu and Chen Hu. A 370μW Ring VCO Based Injection-Locked Frequency Synthesizer for GPS Receiver, 2018 3rd International Conference on Computer and Communication Systems (ICCCS,最佳论文). (EI, DOI: 10.1109/CCOMS.2018.8463333)
Chenggang Yan, Jianhui Wu and Chen Hu. An Ultra-Low-power Low-Voltage Programmable Frequency Divider for PLL Frequency Synthesizer, 2018 3rd Joint International Information Technology, Mechanical and Electronic Engineering Conference, (JIMEC). (ISTP/CPCI, DOI: jimec-18.2018.41).
闫成刚, 赵轩, 徐宸宇,等. 基于部分积概率分析的高精度低功耗近似浮点乘法器设计. 电子与信息学报 2022, 44(0)
成果获奖及荣誉:
江苏省科技进步一等奖
华为技术有限公司技术合作成果转化二等奖
南京航空航天大学科技进步特等奖
华为光产品线优秀技术合作项目奖
2020年江苏省“双创博士”
南京航空航天大学“长空之星”
第六届互联网+大学生创新创业大赛江苏省优秀指导教师
专利:
一种低功耗高分辨率的时间数字转换器,发明人:闫成刚,陈诺等
一种低功耗高分辨率的数字相位发生器,发明人:吴建辉,闫成刚等.
一种基于部分积概率分析的近似浮点乘法器,发明人:刘伟强,赵轩,闫成刚等
2015.3 -- 2019.10
东南大学
 微电子与固体电子学
 博士研究生毕业
 工学博士学位
2012.9 -- 2014.11
东南大学
 电路与系统
 硕士研究生毕业
 工学硕士学位
2005.9 -- 2008.6
山东省巨野县第一中学
 普通高中毕业
 无学位
2008.9 -- 2012.7
西北工业大学
 电子科学与技术
 大学本科毕业
 工学学士学位
2021.7 -- 至今
南京航空航天大学 集成电路学院 副研究员
2019.10 -- 2023.7
南京航空航天大学 集成电路学院 讲师
混合信号集成电路设计研究:包括多种架构的频率综合器电路(注入锁定、亚采样、全数字锁相环等)以及面向无线通信的近似接收机电路设计。