中文
  • 闫成刚
  • Doctoral Degree in Engineering
  • 电子信息工程学院/集成电路学院
 

Educational Experience

  • 2015.32019.10

     东南大学   微电子与固体电子学   Doctoral Degree in Engineering   With Certificate of Graduation for Doctorate Study 

  • 2012.92014.11

     东南大学   电路与系统   Master's Degree in Engineering   With Certificate of Graduation for Study as Master's Candidates 

  • 2005.92008.6

     山东省巨野县第一中学   无学位   普通高中毕业 

Work Experience

  • 2019.10Now

    南京航空航天大学

Research Focus

  • [1] 混合信号集成电路设计研究:包括多种架构的频率综合器电路(注入锁定、亚采样、全数字锁相环等)以及面向无线通信的近似接收机电路设计。

 

Personal Information

    闫成刚,男,1991年7月生,中共党员。南京航空航天大学电子信息工程学院/集成电路学院讲师、硕士生导师。现主持国家自然科学基金、江苏省自然科学基金项目等多个项目,入选江苏省2020年“双创博士”。

    2012年7月本科毕业于西北工业大学电子科学与技术专业,获工学学士学位;2014年11月硕士毕业于东南大学专用集成电路工程中心,获工学硕士学位;2019年12月博士毕业于东南大学专用集成电路工程中心获得工学博士学位;2016年10月至2017年10月获得国家留学基金委全额资助,在美国加州大学洛杉矶分校电子工程系进行博士生联合培养。主要从事混合信号集成电路设计研究,包括多种架构的频率综合器电路(注入锁定、亚采样、全数字锁相环等)以及面向无线通信的近似接收机电路设计。近年来,在IEEE TCAS、IEEE TVLSI等权威期刊上发表多篇论文。

 

近年来发表的论文:

  1. Yan Chenggang; Zhao Xuan; Zhang Tingting; Wang Chenghua; Liu Weiqiang. Design of High Hardware Efficiency Approximate Floating-Point FFT Processor. IEEE Transactions on Circuits and Systems I: Regular Papers, 2023 (Early Access).

  2. Yan Chenggang; Cui Yuxuan; Chen Ke; Wu Bi; Liu Weiqiang ; Hardware Efficient Successive- Cancellation Polar Decoders Using Approximate Computing, IEEE Journal on Emerging and Selected Topics in Circuits and Systems, 2023, 13(1): 189-200

  3. Chenggang Yan, Jie Sun, and Weiqiang Liu. "An Efficient High SFDR PDDS Using High-Pass-Shaped Phase Dithering." IEEE Transactions on Very Large Scale Integration (VLSI) Systems 29.11 (2021): 2003-2007.

  4. Xin Ding , Chenggang Yan, Xin Li, et al. A Low-Spur MASH Delta-Sigma Modulator With an Adaptive Length Extension Technique[J]. IEEE Transactions on Circuits and Systems II: Express Briefs, 2020, 67(12): 2818-2822.、

  5. Chenggang Yan, Jianhui Wu et al. A Low Phase Noise Open Loop Fractional-N Frequency Synthesizer with Injection Locking Digital Phase Modulator. IEEE Transactions on Circuit and Systems II –Express Brief, 202067(3): 445-449 (SCI, DOI: 10.1109/TCSII.2019.2913023)

  6. Chenggang Yan, Chen Hu. A 0.65-V process variation and supply noise insensitive ring VCO [J]. International Journal of Electronics, 2018, 105(2): 337-347. (SCI, DOI: 10.1080/00207217.2017.1357204

  7. Chenggang Yan, Chen Hu. A 400μW Near-Threshold Feedback Class-C VCO with Auto Amplitude Control [J]. Journal of Circuits, Systems and Computers, 2018, 27(05): 1850072. (SCI, DOI: 10.1142/S021812661850072X)

  8. Chenggang Yan, Jianhui Wu et al. A low power wide tuning range two stage ring VCO with frequency enhancing, IEICE Electronic Express 2019, 16(08). (SCI, DOI: 10.1587/elex.16.20190090)】

  9. Chenggang Yan, Jianhui Wu and Chen Hu. A 370μW Ring VCO Based Injection-Locked Frequency Synthesizer for GPS Receiver, 2018 3rd International Conference on Computer and Communication Systems (ICCCS,最佳论文). (EI, DOI: 10.1109/CCOMS.2018.8463333)

  10.  Chenggang Yan, Jianhui Wu and Chen Hu. An Ultra-Low-power Low-Voltage Programmable Frequency Divider for PLL Frequency Synthesizer, 2018 3rd Joint International Information Technology, Mechanical and Electronic Engineering Conference, (JIMEC). (ISTP/CPCI, DOI: jimec-18.2018.41).

  11. 闫成刚, 赵轩, 徐宸宇,等. 基于部分积概率分析的高精度低功耗近似浮点乘法器设计. 电子与信息学报 2022, 44(0)

  12.  

成果获奖及荣誉:

江苏省科技进步一等奖

华为技术有限公司技术合作成果转化二等奖

南京航空航天大学科技进步特等奖

2020年江苏省“双创博士”

第六届互联网+大学生创新创业大赛江苏省优秀指导教师

 

专利:

 

一种低功耗高分辨率的时间数字转换器,发明人:闫成刚,陈诺等

一种低功耗高分辨率的数字相位发生器,发明人:吴建辉,闫成刚等.

一种基于部分积概率分析的近似浮点乘法器,发明人:刘伟强,赵轩,闫成刚等

  • Gender:Male
  • Alma Mater:东南大学
  • Education Level:东南大学
  • Degree:Doctoral Degree in Engineering
  • Business Address:电子信息工程学院138室
  • E-Mail:
Copyright©2018- Nanjing University of Aeronautics and Astronautics·Informationization Department(Informationization Technology Center) Click:
  MOBILE Version

The Last Update Time:..