高性能并行全冗余十进制乘法器的设计
点击次数:
所属单位:电子信息工程学院
发表刊物:电子学报
关键字:乘法器;十进制运算;BCD编码;冗余编码;全冗余加法器;编码转换;
摘要:商业计算、金融分析等领域对高精度计算的需求对硬件十进制运算提出了越来越高的要求.已有的全冗余十进制乘法器由于全冗余加法器的结构复杂,已经给其性能的提升造成了瓶颈.本文优化设计了基于超载十进制数集(Overloaded Decimal Digit Set,ODDS)的全冗余ODDS加法器以降低其复杂度,并设计了一种新的基于该加法器的十进制压缩树模块.本文在部分积产生模块采用有符号的基-10编码和冗余的二-十进制(Binary Coded Decimal,BCD)编码快速产生十进制部分积.在最终积产生模块采用优化的编码转换电路快速产生BCD-8421乘积.实验结果显示所设计的并行全冗余十进制乘法器速度较快、面积较小.
是否译文:否
发表时间:2018-06-15
合写作者:张柳,董文雯
通讯作者:崔晓平