Affiliation of Author(s):电子信息工程学院
Journal:计算机应用与软件
Key Words:SAR成像;SINC插值;FPGA;极坐标格式算法;并行结构;
Abstract:为了提高两维插值SAR极坐标格式算法的成像处理速度,提出一种基于分块RAM组SINC插值的FPGA并行实现方法。该方法将采样点坐标进行浮点转定点操作,并以该坐标的整数部分为地址,存储回波数据和剩余小数部分至分块RAM组;在一个时钟周期内完成对回波数据和插值核系数的寻址;对回波数据加权求和得到插值结果。该并行结构精简、易于实现,流水线式输出待插点数据,插值点数能够向下兼容,并且不会增加资源利用率。基于SINC插值极坐标格式算法对实测数据进行FPGA的成像处理,系统工作频率为200 MHz,能够在1.78 s时间内完成8 KB×16 KB点数的成像处理,验证了所提方法的有效性。
Translation or Not:no
Date of Publication:2018-07-12
Co-author:李威,胡晓琛
Correspondence Author:Daiyin Zhu
Professor
Alma Mater:南京航空航天大学
Education Level:南京航空航天大学
Degree:Doctoral Degree in Engineering
School/Department:College of Electronic and Information Engineering
Discipline:Communications and Information Systems. Communications and Information Systems. Signal and Information Processing
Business Address:电子信息工程学院318办公室
Contact Information:zhudy@nuaa.edu.cn, 025-84892410(Tel), 2843602904(qq)
Open time:..
The Last Update Time:..