Affiliation of Author(s):电子信息工程学院
Journal:无线电工程
Key Words:极化码;SCL译码;半平行结构;FPGA;5G通信技术;
Abstract:在5G通信技术高标准要求下,极化码的出现给了研究人员新的方向。其在离散无记忆信道下,理论上能达到香农极限。目前,连续删除列表(Successive Cancellation List,SCL)译码算法公认具有较好的性能,然而平行结构的译码复杂度太高,而且计算单元利用率较低。为了取得硬件译码复杂度和译码性能的平衡,设计了基于半平行结构的极化码译码器,降低了对硬件资源的消耗,提高了计算单元的利用率。设计码长为1 024,码率为1/2,列表宽度L=32的极化码SCL译码算法。译码器在100 MHz的工作频率下的吞吐率可达到25.60 Mbps。
Translation or Not:no
Date of Publication:2018-06-25
Co-author:梅晟
Correspondence Author:Yang Fengfan
Date of Publication:2018-06-25
Yang Fengfan
+
Gender:Male
Education Level:东南大学
Alma Mater:Southeast University
Paper Publications
极化码半平行SCL译码器的FPGA实现
Date of Publication:2018-06-25 Hits: